DSpace Mobile

Home

Modelo optimizado del codificador Reed-Solomon (255,k) en VHDL a través de un LFSR paralelizado

Show simple item record

dc.contributor.advisor Fedón Rovira, Antonio Santiago
dc.contributor.author Sandoval Ruiz, Cecilia Esperanza
dc.date.accessioned 2019-07-16T13:42:35Z
dc.date.available 2019-07-16T13:42:35Z
dc.date.issued 2013
dc.identifier.uri http://hdl.handle.net/123456789/8250
dc.description.abstract En esta investigación se presenta un modelo eficiente de codificador Reed Solomon RS(n,k), para su descripción usando VHDL (VHSIC hardware description language), bajo la filosofía de sistemas reconfigurables. El principal componente, el multiplicador sobre campos finitos de Galois GF(2m) en base polinómica, ha sido modelado a través de un estructura concurrente de realimentación lineal LFCS (del inglés Linear Feedback Concurrent Structure), cuyas ecuaciones son generadas a partir de la interpretación del circuito LFSR - Linear Feedback Shift Register. La metodología empleada inicia con la descripción VHDL de los componentes, aplicando técnicas de optimización de diseño. Seguidamente, se han simulado el comportamiento de los diseños usando ModelSim XE III 6.3c, y estudiado los reportes generados con la herramienta de desarrollo IDE Xilinx 11, para una interpretación de eficiencia del diseño. Una vez alcanzado un diseño con buenas prestaciones, se han obtenido las ecuaciones del modelo optimizado. Entre los resultados más destacados, se tienen las ecuaciones que soportan el modelo del CESR- Codificador RS(255,k) Eficiente para Sistemas Reconfigurables, a través de un procesamiento concurrente del componente multiplicador y un ahorro de recursos de hardware en el sistema, así como un menor consumo de potencia reportado a través del XPower Analizer. Finalmente, se reconoció la auto-similitud entre el componente de reducción modular del multiplicador y el generador de símbolos de redundancia del codificador Reed Solomon, la cual fue aplicada para la propuesta del modelo de codificador RS concurrente. Esta investigación generó un aporte científico por la interpretación del modelo a nivel de estructuras circuitales, un aporte tecnológico por una descripción eficiente orientada a sistemas reconfigurables de hardware y una propuesta de expansión de los resultados acá alcanzados, para concatenación de códigos. es_ES
dc.language.iso es_ES es_ES
dc.subject Multiplicador GF(2m) es_ES
dc.subject VHSIC hardware description language es_ES
dc.subject Ingeniería Eléctrica es_ES
dc.subject Concatenación de códigos
dc.subject Codificadores Reed Solomon
dc.title Modelo optimizado del codificador Reed-Solomon (255,k) en VHDL a través de un LFSR paralelizado es_ES
dc.type doctoralThesis es_ES


Files in this item

This item appears in the following Collection(s)

Show simple item record

 

Mobile theme for DSpace